图书介绍

VHDL入门与应用PDF|Epub|txt|kindle电子书版本网盘下载

VHDL入门与应用
  • 陈雪松,滕立中编著 著
  • 出版社: 北京:人民邮电出版社
  • ISBN:7115089507
  • 出版时间:2000
  • 标注页数:260页
  • 文件大小:17MB
  • 文件页数:268页
  • 主题词:硬件描述语言(学科: 程序设计) 硬件描述语言 程序设计

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

VHDL入门与应用PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

前言页1

第1章 绪论1

1.1 EDA工具的历史及现状1

1.2 硬件描述语言HDL2

1.3 VHDL简述3

1.3.1 VHDL的诞生3

1.3.2 VHDL语言特点3

1.3.3 VHDL设计简述4

1.3.4 VHDL的结构体描述5

1.4 一个简单实例6

1.5 小结8

第2章 VHDL语言基础9

2.1 VHDL程序设计基本结构9

2.1.1 实体声明9

2.1.2 结构体11

2.1.3 配置17

2.1.4 程序包21

2.2 VHDL中的数据23

2.2.1 标志符23

2.2.2 数据对象23

2.2.3 VHDL数据类型24

2.2.4 用户自定义类型27

2.2.5 类型声明与子类型声明的地方34

2.3 VHDL中的表达式34

2.3.1 操作符35

2.3.2 操作数39

2.4 小结49

第3章 VHDL中的描述语句51

3.1 顺序描述语句51

3.1.1 对象与赋值语句51

3.1.2 变量赋值与信号赋值54

3.1.4 case语句58

3.1.3 if语句58

3.1.5 loop语句61

3.1.6 子程序63

3.1.7 return语句64

3.1.8 wait语句64

3.1.9 null语句65

3.2 并行描述语句66

3.2.1 进程语句66

3.2.2 块语句69

3.2.3 顺序描述语句的并行版本71

3.2.4 组件例化语句75

3.2.5 生成语句76

3.3 子程序79

3.3.1 子程序声明80

3.3.2 子程序主体81

3.3.3 子程序重载82

3.3.4 决断函数83

3.4 小结85

第4章 编程实例87

4.1 编码器87

4.2 译码器89

4.3 加法器92

4.4 寄存器94

4.5 移位寄存器95

4.6 计数器97

4.7 串并转换器100

4.8 并串转换器107

4.9 存储器的实现和应用108

4.10 信号发生器111

4.11 更为复杂的信号发生器115

4.12 序列计数器118

4.13.1 AM2901结构简介123

4.13 一个具有层次化的设计示例--微处理器123

4.13.2 为AM2901建立一个程序包126

4.13.3 AM2901功能设计130

4.13.4 AM2901顶层数据包137

4.13.5 AM2901顶层实体138

4.14 小结140

第5章 MAX?plusⅡ及其应用141

5.1 MAX?plusⅡ简介与应用例解141

5.2 安装MAX?plusⅡ 9.4142

5.3 启动MAX?plusⅡ144

5.4 感性认识--编写一个计数器counter145

5.4.1 建立VHDL语言的设计输入文件145

5.4.2 建立工程147

5.4.3 设置编译选项,编译综合工程148

5.4.4 仿真152

5.5 利用Altera公司的库快速生成程序155

5.4.5 器件编程155

5.6 小结162

第6章 Quartus及其应用165

6.1 Quartus 2000.02版软件包165

6.2 安装Quartus 2000.02166

6.3 感性认识--编写一个除法小程序168

6.3.1 使用向导建立工程divide168

6.3.2 建立设计输入文件divider.vhd170

6.3.3 设定编译选项173

6.3.4 编译文件175

6.3.5 编辑波形仿真文件175

6.3.6 进行仿真并分析结果178

6.4 除法器电路的一些改进180

6.5 Quartus中Altera库函数184

6.5.1 直接调用方式185

6.5.2 使用Quartus的Megawizard Plus_In Manager186

6.6 小结192

第7章 VHDL编程指南193

7.1 一些相关设计理论193

7.1.1 使用自顶向下的系统级设计方法193

7.1.2 使用状态机的设计方法197

7.1.3 使用流水线的设计方法202

7.2 设计中的一些重要概念206

7.2.1 组合逻辑和时序逻辑206

7.2.2 Latch和Flip_flop207

7.2.3 资源库的使用210

7.2.4 片内存储器RAM的使用213

7.2.5 高阻状态设置218

7.3 可编程逻辑器件CPLD和FPGA223

7.3.1 CPLD简介223

7.3.2 FPGA简介226

7.4 小结228

附录A VHDL保留字229

附录B 部分FPGA厂家名录230

附录C EDA工具软件一览表231

C.1 VHDL编辑软件一览表231

C.2 RTL级综合工具软件一览表232

C.3 VHDL仿真工具软件一览表233

C.4 FPGA编程软件一览表234

附录D 预定义的程序包235

D.1 std_logic_1164程序包235

D.2 std_logic_arith程序包239

D.3 std_logic_unsigned程序包245

D.4 std_logic_signed程序包246

附录E VHDL语法的BNF范式表示248

参考文献257

后记258

热门推荐