图书介绍
大规模集成电路设计PDF|Epub|txt|kindle电子书版本网盘下载
![大规模集成电路设计](https://www.shukui.net/cover/5/30538943.jpg)
- 陈贵灿,张瑞智,程军编著(西安交通大学) 著
- 出版社: 北京:高等教育出版社
- ISBN:704016602X
- 出版时间:2005
- 标注页数:575页
- 文件大小:41MB
- 文件页数:587页
- 主题词:大规模集成电路-电路设计-高等学校-教材
PDF下载
下载说明
大规模集成电路设计PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
1.1 集成电路的发展1
第1章 集成电路设计概论1
1.2 IC的分类2
1.3 IC设计的要求8
1.4 电子设计自动化技术的发展9
1.5 IC的设计方法学10
1.6 深亚微米和纳米工艺对EDA技术的挑战14
1.7 SOC设计方法16
参考文献20
2.1.1 CMOS工艺层21
第2章 CMOS工艺及版图21
2.1 基本工艺21
2.1.2 晶片工艺22
2.1.3 光刻工艺22
2.1.4 氧化工艺24
2.1.5 离子注入25
2.1.6 淀积与刻蚀26
2.2 CMOS工艺流程27
2.3 互连30
2.4 工艺改进32
2.5.1 电阻33
2.5 无源器件33
2.5.2 电容34
2.6 版图设计规则36
2.6.1 版图概述36
2.6.2 几何设计规则36
2.6.3 电气设计规则39
2.6.4 设计规则检查39
2.7 闩锁效应39
参考文献40
习题41
3.1 MOS晶体管模型42
第3章 MOS晶体管模型与CMOS模拟电路基础42
3.1.1 MOS器件的结构43
3.1.2 阈值电压44
3.1.3 MOS晶体管的大信号特性46
3.1.4 MOS器件电容53
3.1.5 MOS晶体管的小信号模型55
3.1.6 短沟道效应59
3.1.7 小结65
3.2 CMOS模拟电路的基本模块66
3.2.1 MOS开关66
3.2.2 有源电阻69
3.2.3 电流源与电流镜70
3.2.4 电压基准和电流基准77
3.2.5 小结87
3.3 单级CMOS放大器87
3.3.1 共源放大器88
3.3.2 源跟随器103
3.3.3 共栅放大器109
3.3.4 共源共栅放大器113
3.3.5 差动放大器118
3.3.6 小结141
3.4 运算放大器141
3.4.1 性能参数142
3.4.2 一级运放145
3.4.3 两级运放173
3.4.4 运放的稳定性与频率补偿174
3.4.5 带输出级的运算放大器190
3.4.6 小结191
3.5 比较器191
3.5.1 比较器特性192
3.5.2 差动比较器193
3.5.3 两级比较器193
3.5.4 箝位比较器与迟滞比较器196
3.5.5 采用正反馈的比较器199
3.5.6 自动调零200
参考文献201
习题202
第4章 CMOS数字电路基础208
4.1 互补静态CMOS反相器208
4.1.1 基本原理208
4.1.2 直流特性209
4.1.3 瞬态特性214
4.1.4 功耗222
4.2 CMOS传输门225
4.2.1 NMOS传输晶体管225
4.1.5 小结225
4.2.2 PMOS传输晶体管226
4.2.3 CMOS传输门226
4.3 静态CMOS逻辑结构229
4.3.1 互补CMOS逻辑门230
4.3.2 伪NMOS电路240
4.3.3 传输门逻辑243
4.4 钟控CMOS247
4.5 动态CMOS逻辑结构248
4.5.1 基本原理249
4.5.2 瞬态特性及功耗250
4.5.3 影响设计的几个问题251
4.5.5 多米诺逻辑254
4.5.4 动态电路的级联254
4.5.6 NP-CMOS(Zipper)256
4.5.7 动态逻辑的特点256
4.6 如何选择逻辑类型256
4.7 CMOS寄存器257
4.7.1 基本概念258
4.7.2 静态锁存器和寄存器259
4.7.3 动态锁存器和寄存器262
4.7.4 真单相时钟寄存器262
习题265
参考文献265
4.7.5 小结265
第5章 模拟电路设计267
5.1 数/模(D/A)转换器267
5.1.1 D/A转换器的原理与性能268
5.1.2 并行D/A转换器271
5.1.3 并行D/A转换器分辨率的提高279
5.1.4 串行D/A转换器284
5.1.5 小结286
5.2 模/数(A/D)转换器286
5.2.1 A/D转换器的性能286
5.2.2 串行A/D转换器291
5.2.3 中速A/D转换器293
5.2.4 高速A/D转换器297
5.2.5 过采样∑-△A/D转换器305
5.2.6 小结319
5.3 开关电容电路319
5.3.1 开关电容放大器320
5.3.2 开关电容积分器334
5.3.3 开关电容滤波器342
5.4 锁相环352
5.4.1 简单锁相环352
5.4.2 电荷泵锁相环370
5.4.3 锁相环中的非理想效应379
5.4.4 延迟锁相环385
5.4.5 应用387
参考文献390
习题391
第6章 数字子系统设计393
6.1 加法器393
6.1.1 一位全加器的定义393
6.1.2 一位全加器的电路实现394
6.1.3 加法器电路逻辑设计397
6.2 移位寄存器405
6.3 计数器407
6.4.1 二进制乘法定义409
6.4 乘法器409
6.4.2 部分积生成411
6.4.3 部分积累加412
6.4.4 最终求和416
6.5 MOS存储器416
6.5.1 存储器基本结构417
6.5.2 ROM420
6.5.3 SRAM428
6.5.4 DRAM432
6.5.5 非易失性读写存储器436
6.5.6 CAM存储器442
6.5.7 存储器外围电路444
6.5.8 高性能存储器455
6.6 I/O电路467
6.6.1 输入电路467
6.6.2 输出电路483
参考文献485
习题486
附录492
第7章 可编程逻辑器件(FPGA与CPLD)498
7.1 概述498
7.2.1 反熔丝编程技术502
7.2 可编程器件的编程技术502
7.2.2 静态RAM编程技术503
7.2.3 EPROM和EEPROM编程技术504
7.3 可编程器件分类504
7.4 复杂可编程逻辑器件(CPLD)506
7.4.1 A1tera公司MAX7000系列CPLD507
7.4.2 Xilinx公司XC9500系列CPLD510
7.4.3 Lattice公司ispLSI 5000系列CPLD516
7.5 基于SRAM编程的FPGA520
7.5.1 Spartan系列FPGA520
7.5.2 FLEX10K系列EPGA527
7.6 基于反熔丝技术的FPGA534
7.6.1 Axcelerator系列FPGA结构概述535
7.6.2 AX系列基本单元536
7.6.3 AX系列I/O单元539
7.6.4 AX系列的布线资源540
7.6.5 AX系列的其他结构特性543
7.7 用于SOPC的可编程逻辑器件546
7.7.1 可编程逻辑发展趋势546
7.7.2 平台FPGA547
7.7.3 SOPC器件的设计开发流程571
参考文献574
习题575