图书介绍
FPGA/CPLD系统设计与应用案例PDF|Epub|txt|kindle电子书版本网盘下载
- 朱恭生,胡冬琴,王琳娜编著 著
- 出版社: 北京:中国电力出版社
- ISBN:9787508378206
- 出版时间:2009
- 标注页数:351页
- 文件大小:39MB
- 文件页数:364页
- 主题词:可编程序逻辑器件-系统设计
PDF下载
下载说明
FPGA/CPLD系统设计与应用案例PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第一章 逻辑代数基础1
第一节 数制与编码1
一、数制2
二、数制转换5
三、二进制的算术运算8
四、常用编码9
第二节 逻辑运算12
一、逻辑代数的基本运算12
二、逻辑代数的复合运算14
第三节 逻辑函数16
一、逻辑函数的表示方法16
二、逻辑函数表示方法的相互转换19
第四节 逻辑代数的公理、基本定律、运算规则19
一、逻辑代数的公理19
二、逻辑代数的基本定律19
三、逻辑代数的运算规则20
第五节 逻辑函数的化简21
一、公式化简法22
二、卡诺图化简法24
第二章 组合逻辑电路35
第一节 逻辑门电路35
一、逻辑门电路概述35
二、分立元器件门电路37
三、数字集成电路40
第二节 组合逻辑电路分析45
一、组合逻辑电路的分析步骤46
二、组合逻辑电路的分析举例46
第三节 组合逻辑电路设计47
一、组合逻辑电路设计步骤47
二、组合逻辑电路设计举例47
第四节 加法器50
一、半加器设计50
二、全加器设计51
三、集成加法器52
四、全加器应用52
第五节 编码器54
一、普通编码器54
二、二-十进制编码器56
三、优先编码器58
第六节 译码器62
一、译码器设计62
二、集成译码器64
三、数字显示译码驱动电路69
第七节 数据选择器和数值比较器73
一、数据选择器73
二、数值比较器(Comparator)78
第三章 时序逻辑电路83
第一节 触发器83
一、触发器的分类、特点及描述方法84
二、基本RS触发器85
三、同步RS触发器89
四、边沿触发器91
五、触发器的相互转换97
第二节 时序逻辑电路的分析方法100
一、同步时序逻辑电路的分析方法100
二、异步时序逻辑电路的分析方法104
第三节 计数器106
一、计数器的分类106
二、二进制计数器的设计107
三、集成计数器110
第四节 寄存器120
一、数据寄存器120
二、移位寄存器122
三、移位寄存器的应用127
第四章 可编程逻辑器件135
第一节 专用集成电路ASIC136
第二节 FPGA/CPLD概述140
第三节 PLD/FPGA结构与原理142
一、基于乘积项(Product-Term)的PLD结构142
二、查找表(Look-Up-Table)的原理与结构145
第四节 Altera公司的可编程逻辑器件148
一、Altera公司的CPLD148
二、Altera公司的FPGA152
三、CPLD与FPGA的选用157
第五章 MAX+plusⅡ概述159
第一节 MAX+plusⅡ的系统配置和安装160
一、推荐的系统配置160
二、MAX+plusⅡ的安装160
第二节 MAX+plusⅡ的授权164
第三节 初识MAX+plusⅡ167
一、管理器窗口167
二、图形编辑器169
三、符号编辑器169
四、文本编辑器169
五、波形编辑器170
六、编译器窗口170
七、仿真窗口171
八、时间分析器171
九、器件编程窗口172
十、底层图编辑器172
第四节 MAX+plusⅡ设计过程172
一、设计流程172
二、设计步骤174
三、常用菜单简介174
第五节 用MAX+plusⅡ的设计实例176
一、实例设计输入177
二、设计编译179
三、模拟仿真181
四、定时分析181
第六章 原理图输入法设计183
第一节 原理图输入法设计183
一、原理图编辑器183
二、原理图设计流程184
三、图形符号编辑流程190
第二节 器件选择和管脚锁定192
一、器件选择192
二、管脚锁定195
第七章 设计项目编译197
第一节 设计医生197
第二节 生成仿真网表201
第三节 设定适配规则和报告文件202
一、设定适配规则202
二、设定报告文件203
第四节 逻辑综合选项设定203
一、全局逻辑综合选项203
二、局部逻辑综合选项206
第五节 全局器件属性设定208
第六节 时间需求设定209
第七节 其他设定210
一、全局参数设定210
二、相关管脚设定211
三、忽略和清除工程设置212
第八节 编译结果213
第八章 电路仿真与时序分析214
第一节 添加仿真激励波形214
第二节 电路仿真219
第九章 其他输入设计法222
第一节 文本输入设计222
第二节 波形输入法设计225
第十章 器件编程229
第一节 编程下载229
第二节 利用Altera编程器对MAX和EPROM系列器件进行编程230
第三节 通过JTAG实现在系统编程230
第四节 利用ByteBlaster配置FLEX系列器件232
第十一章 硬件描述语言VHDL语言233
第一节 VHDL语言介绍233
一、VHDL语言历史233
二、VHDL设计单元234
第二节 基本的VHDL术语238
第三节 VHDI行为建模244
一、信号赋值语句244
二、进程语句256
第四节 VHDL的数据对象和数据类型273
一、数据对象274
二、数据类型276
第五节 VHDL的子程序293
一、转换函数296
二、决断函数299
三、程序包304
第六节 VHDL预定义属性308
一、值类属性308
二、函数类属性313
三、信号类属性320
第十二章 FPGA/CPLD综合设计实例324
第一节 运用VHDL语言设计数字钟324
一、秒计数器设计324
二、分计数器设计329
三、时计数器设计331
四、动态扫描显示电路设计333
五、报时电路设计335
六、七段显示译码电路的设计337
七、数字钟总体设计338
第二节 运用原理图输入法设计数字钟345
一、六十进制计数器设计345
二、二十四进制计数器设计345
三、动态显示扫描电路设计347
四、整体设计350