图书介绍
32位微机 Pentium 原理与接口技术PDF|Epub|txt|kindle电子书版本网盘下载
![32位微机 Pentium 原理与接口技术](https://www.shukui.net/cover/64/34331640.jpg)
- 艾德才等编著 著
- 出版社: 北京:清华大学出版社
- ISBN:7302066590
- 出版时间:2003
- 标注页数:284页
- 文件大小:15MB
- 文件页数:302页
- 主题词:微型计算机-基础理论-高等学校-教材;微型计算机-接口-高等学校-教材
PDF下载
下载说明
32位微机 Pentium 原理与接口技术PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 微处理机系统概论1
1.1 微处理机的发展1
1.2 微处理机体系结构6
1.2.1 运算器6
1.2.2 控制器6
1.2.3 存储器7
1.2.4 I/O设备12
1.2.5 微处理机的总线结构15
1.3 计算机数的表示17
1.3.1 字符二进制编码17
1.3.2 数值的表示18
1.3.3 数据单位表示21
1.3.4 表示存储器容量的计量单位22
1.3.5 编址与寻址23
1.4 微型计算机主要性能指标23
习题24
第2章 Pentium系统结构与原理25
2.1 前言25
2.1.1 Pentium微处理机常用术语25
2.1.2 Pentium微处理机操作方式26
2.1.3 RISC和CISC27
2.2 Pentium寄存器28
2.2.1 基本体系结构寄存器29
2.2.2 系统级寄存器35
2.3 CPU体系结构39
2.4 Pentium采用的新技术42
2.4.1 Pentium超标量执行技术42
2.4.2 Pentium整数流水线44
2.4.3 Pentium指令流水线技术45
2.4.4 指令预取50
2.4.5 指令配对规则51
2.5 寻址方式51
2.6 数据类型57
习题60
第3章 Pentium存储管理61
3.1 综述61
3.1.1 存储器系统61
3.1.2 存储管理62
3.1.3 存储器结构63
3.2 Pentium分段存储管理63
3.2.1 保护方式下的平台存储管理方式64
3.2.2 多段存储管理方式64
3.2.3 Pentium的段转换67
3.2.4 存储器段及其寄存器68
3.2.5 段选择符69
3.2.6 段描述符70
3.2.7 段描述符表74
3.3 分页存储管理74
3.3.1 页转换74
3.3.2 允许分页位76
3.3.3 线性地址76
3.3.4 页表77
3.3.5 页表项77
3.3.6 转换旁视缓冲存储器TLB79
3.4 段与页转换组合80
3.4.1 平台存储管理方式81
3.4.2 段覆盖页81
3.4.3 页覆盖段81
3.4.4 页和段边界不对准81
3.4.5 页和段边界对准81
3.4.6 每段的页表82
3.5 保护方式下的多任务处理82
习题83
第4章 高速缓冲存储器85
4.1 cache存储器85
4.1.1 什么是cache85
4.1.2 局部性原理85
4.1.3 技术术语87
4.1.4 Pentium片内cache88
4.2 cache配置方案89
4.2.1 Pentium片内cache的配置89
4.2.2 影响cache性能的因素92
4.2.3 cache大小规模和性能93
4.2.4 缔合方式和性能94
4.2.5 实际cache95
4.3 Pentium的cache结构96
4.4 cache操作方式97
4.4.1 数据cache98
4.4.2 数据cache更新方案99
4.4.3 指令cache99
4.4.4 cache读写操作100
4.4.5 cache替换算法与规则100
4.4.6 cache写贯穿101
4.4.7 cache写回101
4.5 一致性协议102
4.5.1 MESIcache一致性协议模型102
4.5.2 指令cache一致性协议103
习题103
第5章 二级cache105
5.1 什么是二级cache105
5.2 二级cache与一级cache的关系106
5.2.1 二级cache与一级指令cache的关系106
5.2.2 二级cache与一级数据cache的关系107
5.3 统一的二级cache109
5.3.1 二级cache使用的MESI协议109
5.3.2 二级cache与主存储器109
5.3.3 二级cache查找110
5.3.4 二级cache命中110
5.3.5 二级cache不命中111
5.3.6 二级cache的LRU算法111
5.3.7 二级cache流水线112
5.4 二级cache监视113
5.5 数据传送方式114
习题116
第6章 浮点部件117
6.1 综述117
6.2 浮点部件体系结构118
6.2.1 数值寄存器118
6.2.2 状态字寄存器120
6.2.3 控制字寄存器122
6.2.4 标记字寄存器123
6.2.5 最后的指令操作码字段124
6.3 浮点部件流水线操作124
6.3.1 浮点流水线124
6.3.2 浮点指令的流动125
6.3.3 安全指令的识别126
6.4 计算基础127
6.4.1 数字系统127
6.4.2 数据类型和格式128
6.4.3 舍入控制132
6.4.4 精度控制133
习题133
第7章 总线134
7.1 总线的概念134
7.1.1 概念134
7.1.2 总线标准的4个特性135
7.1.3 总线分类136
7.1.4 总线操作138
7.1.5 总线配置结构139
7.2 数据传送机制141
7.2.1 实际存储器和I/O接口141
7.2.2 数据传送机制142
7.2.3 与8位、16位、32位以及64位存储器接口142
7.3 总线周期144
7.3.1 单传送周期145
7.3.2 成组周期145
7.3.3 中断确认周期147
7.3.4 专用总线周期147
7.4 PCI总线148
7.4.1 PCI局部总线的特征149
7.4.2 即插即用150
7.4.3 PCI接插件150
7.4.4 PCI性能151
7.4.5 PCI总线操作152
7.4.6 总线命令152
7.4.7 DMA和中断155
7.4.8 PCI适配器155
7.4.9 PCI总线信号156
习题156
第8章 Pentium的保护机制157
8.1 段级保护157
8.2 段描述符及保护158
8.2.1 类型检查159
8.2.2 界限检查160
8.2.3 特权级161
8.3 数据访问限制162
8.4 控制转移163
8.5 门描述符165
8.5.1 堆栈转换167
8.5.2 从一个过程返回170
8.6 操作系统指令171
8.6.1 特权指令171
8.6.2 敏感指令171
8.7 指针指令172
8.7.1 描述符验证173
8.7.2 指针完整性与请求特权级173
8.8 页级保护174
8.8.1 保存保护参数的页表项174
8.8.2 两级页表的组合保护176
8.8.3 页保护越权176
8.8.4 段与页保护的组合176
习题177
第9章 中断178
9.1 中断的概念178
9.1.1 概述178
9.1.2 中断系统178
9.2 异常与中断180
9.2.1 中断源分类180
9.2.2 中断控制器181
9.2.3 异常和中断向量182
9.2.4 指令的重新启动182
9.3 允许及禁止中断183
9.3.1 不可屏蔽中断对未来的不可屏蔽中断的屏蔽183
9.3.2 IF屏蔽INTR183
9.3.3 RF对调试故障的屏蔽184
9.3.4 堆栈段中的异常和中断的屏蔽184
9.4 中断描述符表184
9.4.1 异常和中断同时存在时的优先级184
9.4.2 中断描述符表185
9.4.3 中断描述符表内描述符186
9.5 中断过程和中断任务187
9.5.1 中断过程187
9.5.2 中断任务189
9.6 错误代码190
9.7 异常和错误小结191
习题192
第10章 外围接口芯片193
10.1 82C37A-5高性能可编程DMA控制器接口193
10.1.1 82C37A-5的内部结构193
10.1.2 82C37A-5的微处理机接口199
10.1.3 82C37A-5的DMA接口201
10.2 CHMOS可编程时间间隔定时器芯片82C54202
10.2.1 82C54的方框图203
10.2.2 82C54的体系结构204
10.3 82C55A可编程外围接口206
10.4 82C59A可编程中断控制器210
10.4.1 82C59A的方框图211
10.4.2 82C59A的内部体系结构213
10.4.3 对82C59A程序设计214
习题220
第11章 多功能外围芯片组82371221
11.1 概述224
11.2 寄存器地址空间227
11.3 PCI与ISA/EIO之间桥的寄存器228
11.3.1 PCI与ISA/EIO之间桥的PCI配置空间所需寄存器(PCI功能0)228
11.3.2 DMA/EIO之间桥的I/O空间所需寄存器(I/O)229
11.4 IDE控制器寄存器(PCI功能1)230
11.4.1 IDE控制器PCI配置寄存器(PCI功能1)230
11.4.2 IDE控制器I/O空间寄存器231
11.5 USB主控制器寄存器(PCI功能2)231
11.5.1 USB主控制器的PCI配置寄存器(PCI功能2)231
11.5.2 USB主控制器I/O空间寄存器232
11.6 电源管理寄存器233
11.6.1 PCI配置的电源管理寄存器(PCI功能3)233
11.6.2 电源管理I/O寄存器234
11.6.3 SMBus的I/O空间寄存器235
11.7 PCI/ISA桥的功能235
11.7.1 存储器和I/O地址映像235
11.7.2 PCI总线对BIOS存储器的访问237
11.7.3 PCI接口238
11.7.4 ISA/EIO接口238
11.7.5 DMA控制器239
11.7.6 PCIDMA239
11.7.7 中断控制器240
11.7.8 系列中断(串行中断)241
11.7.9 定时器/计数器241
11.7.10 实时时钟242
11.7.11 X-bus总线支持243
11.7.12 复位支持243
11.8 IDE控制器功能描述244
11.8.1 IDE信号配置244
11.8.2 ATA寄存器模块译码244
11.8.3 PIOIDE事务处理246
11.8.4 总线主控设备功能247
习题249
第12章 多功能外围芯片组82443250
12.1 概述250
12.1.1 82443MX主要特征250
12.1.2 440MX配置特征251
12.2 体系结构概述254
12.3 中央处理机CPU复位255
12.4 系统地址映像256
12.4.1 可寻址的存储空间256
12.4.2 存储器映像256
12.4.3 系统管理方式258
12.4.4 存储器阴影区259
12.4.5 译码规则和跨过桥的地址映像259
12.4.6 输入输出地址空间259
12.5 主机接口功能261
12.6 存储器接口265
12.6.1 动态随机存储器(DRAM)接口265
12.6.2 动态随机存储器结构和配置266
12.6.3 系统存储管理267
12.7 AC’97音频和调制解调器控制器268
12.7.1 AC’97音频控制器268
12.7.2 AC’97调制解调器控制器268
12.7.3 AC’97控制器的连接268
12.8 PCI接口270
12.8.1 PCI接口技术270
12.8.2 北桥芯片组的功能270
12.8.3 南桥芯片组的功能273
12.9 DMA控制器274
12.9.1 DMA的寄存器274
12.9.2 PCI总线的DMA275
12.10 定时器和实时时钟(RTC)276
12.10.1 计数器/定时器276
12.10.2 实时时钟(RTC)276
12.11 中断控制器277
12.12 USB主机控制器279
12.13 IDE接口280
12.14 X-bus总线280
12.15 系统管理总线281
习题282
参考文献284