图书介绍
微机原理及汇编语言PDF|Epub|txt|kindle电子书版本网盘下载
![微机原理及汇编语言](https://www.shukui.net/cover/46/33239986.jpg)
- 刘嘉新,赵斌,马国忠主编 著
- 出版社: 哈尔滨:东北林业大学出版社
- ISBN:9787811315264
- 出版时间:2009
- 标注页数:297页
- 文件大小:13MB
- 文件页数:307页
- 主题词:微型计算机-理论;汇编语言-程序设计
PDF下载
下载说明
微机原理及汇编语言PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 计算机基础知识1
1.1 计算机的发展1
1.1.1 计算机的产生和发展1
1.1.2 计算机的特点和类型4
1.2 微型计算机中信息的表示5
1.2.1 计算机中的数制5
1.2.2 各计数制的相互转换6
1.2.3 计算机中数据的存储单位7
1.2.4 计算机中数的表示方法8
1.3 二进制数的算术运算和逻辑运算14
1.3.1 无符号二进制数的算术运算和逻辑运算14
1.3.2 有符号二进制数的算术运算和逻辑运算15
第2章 微型计算机基础18
2.1 微型计算机基本结构18
2.1.1 微型计算机系统概述19
2.1.2 微型计算机的工作过程26
2.2 8086微处理器29
2.3 8086的引脚信号和工作模式37
2.3.1 最大模式和最小模式的概念37
2.3.2 8086的引脚信号和功能37
2.3.3 系统的复位和启动操作43
2.4 8086 CPU的操作时序44
2.4.1 时钟周期、指令周期和总线周期44
2.4.2 最小模式45
2.4.3 最大模式47
2.5 系统总线50
2.5.1 概述50
2.5.2 总线技术53
2.5.3 常见系统总线简介58
2.6 80386微处理器61
2.6.1 80386的组成61
2.6.2 80386的引脚功能63
2.7 Pentium微处理器65
2.7.1 Pentium的结构65
2.7.2 Pentium的内部寄存器65
2.7.3 Pentium的工作模式66
第3章 指令系统68
3.1 概述68
3.2 8086的寻址方式69
3.2.1 立即寻址方式69
3.2.2 寄存器寻址方式70
3.2.3 直接寻址方式70
3.2.4 寄存器间接寻址方式71
3.2.5 变址寻址方式72
3.2.6 基址寻址方式72
3.2.7 基址变址寻址方式73
3.2.8 相对基址变址寻址方式74
3.2.9 存储器寻址时的段约定74
3.3 8086/8088指令系统75
3.3.1 数据传送类指令75
3.3.2 算术运算类指令84
3.3.3 逻辑运算类指令和移位指令93
3.3.4 串操作类指令96
3.3.5 控制转移类指令100
3.3.6 处理器控制类指令108
第4章 汇编语言程序设计113
4.1 汇编语言与汇编程序113
4.1.1 汇编语言源程序的结构114
4.1.2 汇编语言语句类型及格式115
4.1.3 数据项及表达式116
4.2 伪指令119
4.2.1 数据定义伪指令120
4.2.2 符号定义伪指令121
4.2.3 段定义伪指令121
4.2.4 设定段寄存器伪指令123
4.2.5 过程定义伪指令124
4.2.6 宏命令伪指令125
4.2.7 模块定义与连接伪指令126
4.3 DOS功能调用128
4.4 汇编语言程序设计基础131
4.4.1 程序设计概述131
4.4.2 顺序程序132
4.4.3 分支程序设计134
4.4.4 循环程序137
4.4.5 子程序设计138
4.5 常见程序设计举例142
第5章 存储器系统152
5.1 概述152
5.1.1 存储器的一般概念152
5.1.2 存储器的分类152
5.1.3 存储器芯片的主要技术指标154
5.2 随机存取存储器RAM155
5.2.1 静态随机存储器(SRAM)155
5.2.2 动态随机读写存储器(DRAM)163
5.2.3 存储器扩展技术166
5.3 只读存储器(ROM)170
5.3.1 EPROM170
5.3.2 EEPROM(E2PROM)173
5.3.3 闪速EEPROM(FLASH)177
5.4 高速缓冲存储器(Cache)180
5.4.1 Cache的工作原理181
5.4.2 高速缓存与主存的存取一致性182
5.4.3 Cache的分级体系结构183
第6章 输入输出和中断技术186
6.1 输入输出接口186
6.1.1 概述186
6.1.2 I/O接口的编址方式187
6.1.3 I/O端口地址的译码189
6.1.4 I/O数据的传送方式189
6.2 简单接口电路190
6.2.1 接口电路的基本构成190
6.2.2 三态门接口190
6.2.3 锁存器接口芯片192
6.2.4 简单接口的应用举例194
6.3 输入输出的控制方式196
6.3.1 无条件传送方式196
6.3.2 查询方式196
6.3.3 中断方式198
6.3.4 直接存储器存取方式198
6.4 中断技术201
6.4.1 中断的基本概念201
6.4.2 8086/8088的中断系统207
6.5 可编程中断控制器8259A213
6.5.1 8259A的引线及内部结构213
6.5.2 8259A的工作过程215
6.5.3 8259A的工作方式215
6.5.4 8259A的初始化编程220
6.5.5 中断程序设计228
第7章 常用数字接口电路232
7.1 接口电路概述232
7.2 可编程定时计数器8253233
7.2.1 8253的外部引线及内部结构233
7.2.2 8253的工作方式235
7.2.3 8253的控制字240
7.2.4 8253的应用241
7.3 可编程并行接口8255245
7.3.1 8255的引线及结构246
7.3.2 8255的工作方式248
7.3.3 方式控制字及状态字253
7.3.4 8255的应用254
7.4 可编程串行通信接口8250257
7.4.1 串行通信基本概念257
7.4.2 串行通信的接口标准261
7.4.3 可编程串行通信接口8250263
第8章 A/D与D/A转换器接口276
8.1 D/A转换器的接口方法276
8.1.1 D/A转换器及其连接特性276
8.1.2 D/A转换器与微处理器的接口方法277
8.2 D/A转换器接口电路设计278
8.2.1 片内无三态输入缓冲器的8位D/A转换器接口设计278
8.2.2 片内有三态输入缓冲器的8位D/A转换器接口设计279
8.3 A/D转换器接口基本原理与方法282
8.3.1 A/D转换器及连接特性282
8.3.2 A/D转换器与微处理器的接口方法283
8.4 查询方式的A/D转换器接口电路设计285
8.5 中断方式的A/D转换器接口设计289